b(I)=∑(0,1,2,3,4,7,8,9)+d(10,11,12,13,14,15)
c(I)=∑(0,1,3,4,5,6,7,8,9)+d(10,11,12,13,14,15)
d(I)=∑(0,2,3,5,6,8)+d(10,11,12,13,14,15)
e(I)=∑(0,2,6,8)+d(10,11,12,13,14,15)
f(I)=∑(0,4,5,6,8,9)+d(10,11,12,13,14,15)
g(I)=∑(2,3,4,5,6,8,9)+d(10,11,12,13,14,15)
que luego de hacer las respectivas simplificaciones por mapas de Karnaugh nos
queda:
a = I3 + I2I0 + I2'I0' + I2'I1
b = I1I0 + I1'I0' + I2'
c = I0 + I2 + I1'
d = I1I0' + I2'I1 + I2I1'I0 + I2'I0'
e = I1I0' + I2'I0'
f = I3 + I2I0' + I2 I1' + I1'I0'
g = I3 + I2 I1' + I2I0' + I2'I1
Partiendo de estas funciones simplificadas se realiza la implementación.
Como ejercicio implemente el circuito anterior con un decodificador de salida con
lógica negativa y con compuertas AND ó NAND. Dibuje el esquemático.
También como ejercicio haga la implementación con tecnología SSI para cuando
la salida es con lógica negativa.